<?xml version="1.0" encoding="utf-8"?>
<rss version="2.0">
  <channel>
    <title>芯路恒电子技术论坛 - 高云</title>
    <link>https://fpga.cn/forum.php?mod=forumdisplay&amp;fid=115</link>
    <description>Latest 20 threads of 高云</description>
    <copyright>Copyright(C) 芯路恒电子技术论坛</copyright>
    <generator>Discuz! Board by Comsenz Inc.</generator>
    <lastBuildDate>Sat, 11 Apr 2026 11:19:31 +0000</lastBuildDate>
    <ttl>60</ttl>
    <image>
      <url>https://fpga.cn/static/image/common/logo_88_31.gif</url>
      <title>芯路恒电子技术论坛</title>
      <link>https://fpga.cn/</link>
    </image>
    <item>
      <title>请问GW5A-LV25U板子如何生成4.096MHz的频率？</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=30365</link>
      <description><![CDATA[用自带PLL，如何生成4.096MHz和2.048Mhz的频率，多谢！]]></description>
      <category>高云</category>
      <author>lcl987512</author>
      <pubDate>Thu, 26 Mar 2026 06:22:42 +0000</pubDate>
    </item>
    <item>
      <title>AC601-GW5A25邮票孔核心板用户资料</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=30254</link>
      <description><![CDATA[小梅哥AC201-GW5A25高云FPGA开发板用户资料
https://pan.baidu.com/s/1295mn4dTxshyQbFHsOgTfw?pwd=4ett 提取码: 4ett 


资料中提供了核心板的封装文件，原理图pdf，以及评估板的设计源文件（基于Altium Designer），以及部分功能测试程序。大家可以基于我们的评估底板 ...]]></description>
      <category>高云</category>
      <author>admin</author>
      <pubDate>Sat, 13 Dec 2025 08:09:31 +0000</pubDate>
    </item>
    <item>
      <title>请问为什么tcl语句不能找到当前工程下的IP呢</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=30204</link>
      <description><![CDATA[我使用tcl命令想要重构工程，现在需要获取每个IP的参数，但是我一直获取不到IP的信息]]></description>
      <category>高云</category>
      <author>qizhenbo1</author>
      <pubDate>Thu, 30 Oct 2025 01:47:59 +0000</pubDate>
    </item>
    <item>
      <title>【高云】HDMI显示花屏或者显示显示有噪点</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=30197</link>
      <description><![CDATA[问题描述

部分用户在使用我们的开发板进行HDMI显示时，比如图像处理实验，HDMI显示会花屏或者有噪点

问题解决方案

1.由于之前我们提供的例程，HDMI的驱动使用的是代码的方式，适配性不是很好，使用官方提供的DVI IP适配性更好，下面我们以串口传图的程序进行修改说明 ...]]></description>
      <category>高云</category>
      <author>ME_me</author>
      <pubDate>Thu, 09 Oct 2025 02:16:15 +0000</pubDate>
    </item>
    <item>
      <title>【高云】ACG525 ACM2108数据采集DDR3缓存网口发送实验</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=30187</link>
      <description><![CDATA[实验说明：
        设计基于小梅哥ACG525开发板，通过电脑上的上位机，将命令帧进行发送，然后通过开发板上的以太网芯片接收，随后将接收到的数据转换成命令，从而实现对ACM2108模块采样频率、数据采样个数以及采样通道的配置。配置完成之后，ACM2108模块开始采集数据 ...]]></description>
      <category>高云</category>
      <author>ruoyuguize</author>
      <pubDate>Tue, 30 Sep 2025 06:41:20 +0000</pubDate>
    </item>
    <item>
      <title>【高云】基于M1软核的以太网在线升级固件实验</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=30182</link>
      <description><![CDATA[实验说明

     本实验基于高云ACG525 FPGA开发板，以“FPGA+M1软核”为核心硬件架构，通过以太网TCP协议实现固件的远程在线升级，无需依赖外部编程器即可完成从“IAP固件部署→APP固件传输→校验切换”的全流程。
     传统FPGA固件升级需现场连接编程器、依赖本地操作 ...]]></description>
      <category>高云</category>
      <author>ME_me</author>
      <pubDate>Fri, 26 Sep 2025 06:58:18 +0000</pubDate>
    </item>
    <item>
      <title>【高云】高云专用引脚报错</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=30181</link>
      <description><![CDATA[问题描述

很多用户完成管脚绑定后，直接将工程进行全编译，编译的时候会提示如下错误



问题解决方案

出现上述所示的错误，是因为tmds_data_p[2]分配的引脚是一个专用引脚，是给CPU/SSPI使用的，解决方式就是将该管脚设置为通用管脚，操作方式如下所示：

1.右击Plac ...]]></description>
      <category>高云</category>
      <author>ME_me</author>
      <pubDate>Fri, 26 Sep 2025 03:13:29 +0000</pubDate>
    </item>
    <item>
      <title>【高云】固化程序导致高云开发板无法识别设备</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=30180</link>
      <description><![CDATA[问题描述

有的用户在使用到我们的开发板的时候，固化了自己的程序之后，发现想再次下载程序，会出现设备无法识别的情况，如下所示



问题出现原因

出现上述问题的原因是错误的把jtag复用为通用IO，也就是我们在勾选专用管脚的时候，不小心勾选了JTAG的专用引脚，导致 ...]]></description>
      <category>高云</category>
      <author>ME_me</author>
      <pubDate>Fri, 26 Sep 2025 02:29:26 +0000</pubDate>
    </item>
    <item>
      <title>【ACG525】USB2.0无法正常收发数据或者无法正常识别</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=30178</link>
      <description><![CDATA[问题描述

最近很多用户在使用我们的ch61 USB2.0转UART数据回环实验的时候，会出现误码或者无法识别的情况。

问题解决方案

1.我们文档中有一个错误，在讲解实验操作步骤的时候，第六部安装CDC驱动的时候，图片没更新，还是上一个步骤的图，所以这里安装驱动的时候需要 ...]]></description>
      <category>高云</category>
      <author>ME_me</author>
      <pubDate>Tue, 23 Sep 2025 02:21:59 +0000</pubDate>
    </item>
    <item>
      <title>【ACG720】基于4.3寸MCU接口触摸屏的触摸画板实验（M1软核驱动）</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=30177</link>
      <description><![CDATA[实验简介

实验通过M1软核驱动MCU屏实现触摸和显示，从而实现触摸画板的功能

实验连接和现象



实验工程

ACG720_60K程序



ACG720_138K程序



特别说明

本实验使用的显示屏是800*480分辨率的MCU接口的显示屏，非RGB接口的显示屏。

关于两种屏幕的区别，可以参考 ...]]></description>
      <category>高云</category>
      <author>ME_me</author>
      <pubDate>Mon, 22 Sep 2025 08:25:55 +0000</pubDate>
    </item>
    <item>
      <title>【高云】ACG720 ACM2108数据采集DDR3缓存USB CDC传输实验</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=30175</link>
      <description><![CDATA[实验说明：

     本实验实验高云ACG720 138K开发板与其搭载 的CY7C68013芯片，使用 FX2-CDC虚拟串口，用户可以在电脑上通过串口调试工具对采样到的数据进行查看并通过指令对ACM2108ADC芯片进行配置，控制其采样频率，数据采样个数以及通道数，并将输出的数据导出，进行 ...]]></description>
      <category>高云</category>
      <author>ruoyuguize</author>
      <pubDate>Tue, 16 Sep 2025 05:55:38 +0000</pubDate>
    </item>
    <item>
      <title>【高云】ACG720  ACM2108/ACM108数据采集DDR3缓存USB2.0传输实验</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=30171</link>
      <description><![CDATA[实验说明：

1.实验通过数据采集模块实现模数转换，传递给开发板。在这里，我们采用ACM2108\\ACM108数据采集模块作为数据采集卡进行数据采集。
2.使用CyControl软件，通过USB发送指令，可以设定需要采集的字节数，选择采集通道号，设置采样速率，启动采集，或者直接使用 ...]]></description>
      <category>高云</category>
      <author>ruoyuguize</author>
      <pubDate>Tue, 09 Sep 2025 10:02:11 +0000</pubDate>
    </item>
    <item>
      <title>【ACX750-GW5A138】DDR3 IP配置修改</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=30170</link>
      <description><![CDATA[问题说明

我们在使用ACX750-GW5A138的DDR3的时候，如果根据按照默认的DDR3控制器配置的话，DDR3颗粒会工作异常，会乱掉，这是因为默认配置是对应的2G的颗粒，而我们ACX750-GW5A138上DDR3芯片是4G的，所以我们需要对DDR3控制器的配置进行修改

DDR3配置修改

1.修改DDR3 ...]]></description>
      <category>高云</category>
      <author>ME_me</author>
      <pubDate>Mon, 08 Sep 2025 02:27:12 +0000</pubDate>
    </item>
    <item>
      <title>ACG525核心板应用说明与注意事项</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=30160</link>
      <description><![CDATA[1、核心板引出了有每个IO bank的供电管脚，如VCCIO01、VCCIO23、VCCIO45、VCCIO67，以下对这些供电功能分别说明


VCCIO23：这个对应了FPGA IO的bank2和bank3的供电输入管脚，核心板上没有给这个供电脚直接连接任何一个电压轨，所以用户如果需要用到bank2和bank3的FPGA ...]]></description>
      <category>高云</category>
      <author>admin</author>
      <pubDate>Sun, 17 Aug 2025 10:23:55 +0000</pubDate>
    </item>
    <item>
      <title>请问有大佬知道上位机接收的图像为什么会是这样么？</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=30153</link>
      <description><![CDATA[我尝试把小梅哥基于OV5640的以太网传输移植到Tang Mega 138K pro这里来，能够接收到数据，但是上位机的显示是这样。]]></description>
      <category>高云</category>
      <author>HALO</author>
      <pubDate>Thu, 07 Aug 2025 14:37:18 +0000</pubDate>
    </item>
    <item>
      <title>【高云&amp;Xilinx】AC720 60k&amp;138k基于7606&amp;7606C的USB-CDC采集发送FIFO储存实验</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=30152</link>
      <description><![CDATA[本实验基于高云ACG720 60k&amp;138k开发板和Xilinx AC720开发板
实验说明：
（搭载 CY7C68013芯片），使用 FX2-CDC虚拟串口，7606&amp;7606C用户可以在电脑上通过串口调试工具对采样到的数据进行查看并通过指令对ADC芯片进行配置，控制其采样频率，数据采样个数以及通道数 ...]]></description>
      <category>高云</category>
      <author>ruoyuguize</author>
      <pubDate>Thu, 07 Aug 2025 07:58:22 +0000</pubDate>
    </item>
    <item>
      <title>【开源】使用CY7C68013实现USB-CDC串口与SPI功能</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=30150</link>
      <description><![CDATA[本实验基于高云AC720 138K&amp;60K开发板

实验说明：
     本实验基于高云 AC720 138&amp;60K（搭载 CY7C68013芯片），使用 FX2 的 Slave FIFO 模式，实现两种主要功能：
[*]SW1=1：切换为 USB‑CDC 虚拟串口回环测试模式，开发板上的 USB-CDC 接口可与开发板上的 UART 双向通 ...]]></description>
      <category>高云</category>
      <author>ruoyuguize</author>
      <pubDate>Mon, 04 Aug 2025 09:33:02 +0000</pubDate>
    </item>
    <item>
      <title>请问有人试过把小梅哥的基于 OV5640 的以太网UDP传输移植到Tang Mega 138K Pro上吗？</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=30142</link>
      <description><![CDATA[我尝试把高云ACG525开发板资料里面的\&quot;基于 OV5640 的以太网 RGMII 图像传输系统设计\&quot;移植到Tang Mega 138K Pro这个开发板上，PLL、FIFO和PHY器件地址修改好了，能连接上以太网，但是上位机没有显示图像。请问这个代码移植还有需要注意的地方吗？
 ...]]></description>
      <category>高云</category>
      <author>HALO</author>
      <pubDate>Sun, 27 Jul 2025 06:44:20 +0000</pubDate>
    </item>
    <item>
      <title>使用FX2 CY7C68013实现USB CDC串口功能，含68013固件源码和FPGA测试程序，支持ACG720和ACX720</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=30141</link>
      <description><![CDATA[硬件说明：
本实验基于高云ACG720、Xilinx ACX720开发板，使用开发板上自带的基于CY7C68013芯片的USB2.0电路实现，使用其他硬件产品的请仔细参考移植和修改。

实验说明：
      本实验基于高云AC720开发板的USB接口，使用FX2的Slave FIFO模式，实现虚拟CDC串口功能。可 ...]]></description>
      <category>高云</category>
      <author>ruoyuguize</author>
      <pubDate>Fri, 25 Jul 2025 05:32:10 +0000</pubDate>
    </item>
    <item>
      <title>高云FPGA下载器使用说明</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=30126</link>
      <description><![CDATA[本贴作为高云FPGA仿真器的使用说明贴，如果你第一次用，如果您不熟悉，一定先仔细把本贴内容看一遍，不然耽误时间。




问：下载器套件中的转接板是做什么的?小梅哥的高云开发板需要接这个转接板吗

答： 转接板是为了将我们下载器的线序转换为高云原厂开发板所使用 ...]]></description>
      <category>高云</category>
      <author>admin</author>
      <pubDate>Sat, 28 Jun 2025 08:34:39 +0000</pubDate>
    </item>
  </channel>
</rss>