<?xml version="1.0" encoding="utf-8"?>
<rss version="2.0">
  <channel>
    <title>芯路恒电子技术论坛 - ACX750开发板</title>
    <link>https://fpga.cn/forum.php?mod=forumdisplay&amp;fid=149</link>
    <description>Latest 20 threads of ACX750开发板</description>
    <copyright>Copyright(C) 芯路恒电子技术论坛</copyright>
    <generator>Discuz! Board by Comsenz Inc.</generator>
    <lastBuildDate>Sat, 11 Apr 2026 11:19:36 +0000</lastBuildDate>
    <ttl>60</ttl>
    <image>
      <url>https://fpga.cn/static/image/common/logo_88_31.gif</url>
      <title>芯路恒电子技术论坛</title>
      <link>https://fpga.cn/</link>
    </image>
    <item>
      <title>【ubuntu20.2】【pcie】在ubuntu下测试pcie读写寄存器延迟</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=30205</link>
      <description><![CDATA[测试平台为ubuntu20.04，cpu为11代i7处理器

总结：读8个32位寄存器（等效为16路adc）+写8个32位寄存器（等效为16路dac）耗费时间一般在10～11us（99%），偶尔在15～16us（1%），读单个寄存器耗费时间一般在1.25us（99.9%），偶尔到5us（0.1%），写单个寄存器耗费时间为 ...]]></description>
      <category>ACX750开发板</category>
      <author>手撕原子弹</author>
      <pubDate>Thu, 13 Nov 2025 01:40:41 +0000</pubDate>
    </item>
    <item>
      <title>[ACX750-CH569]USB3.0选错配置脚下固件导致软件不识别问题</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=30117</link>
      <description><![CDATA[正常情况
1、接上USB3.0的数据线以及12V电源
2、按住开发板的板卡背面的boot按键与rst按键
3、给开发板上电（打到DC挡）
4、先松rst按键再松boot按键
5、接着在WCH软件中就可以看到usb接口已连接


用户如果重复操作以上步骤但依旧是显示设备未连接

此时就需要一根杜邦 ...]]></description>
      <category>ACX750开发板</category>
      <author>故梦</author>
      <pubDate>Mon, 16 Jun 2025 09:27:23 +0000</pubDate>
    </item>
    <item>
      <title>以太网问题</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=30107</link>
      <description><![CDATA[在做关于AD7606C采集通过以太网传输到上位机，有如图所示问题，wireshark的接收错位，mac地址错位和包类型无法识别。在使用ila抓取gmii_txd看到的发送的是正确的mac地址和包类型。请问是哪里出现了问题？
 ...]]></description>
      <category>ACX750开发板</category>
      <author>user1122</author>
      <pubDate>Fri, 30 May 2025 01:22:19 +0000</pubDate>
    </item>
    <item>
      <title>基于ACX750开发板的AD7606C的8通道以太网数据采集DDR3存储系统</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=30063</link>
      <description><![CDATA[实验说明

本案基于ACX750开发板，结合ADI公司的16位8通道ADC芯片AD7606C，并利用开发板上一片 Realtek 的 RTL8211 以太网收发器， 实现了对 AD7606 C型 8 通道 16 位 ADC 的数据转换控制并输出。 通过 RTL8211 提供的RGMII 接口接收网口下发 的数据并转化成控制命令对  ...]]></description>
      <category>ACX750开发板</category>
      <author>故梦</author>
      <pubDate>Wed, 23 Apr 2025 00:46:25 +0000</pubDate>
    </item>
    <item>
      <title>基于ACX750开发板的AD7606C的8通道以太网数据采集FIFO存储系统</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=30053</link>
      <description><![CDATA[实验说明
    本案基于ACX750开发板，结合ADI公司的16位8通道ADC芯片AD7606C，并利用开发板上一片 Realtek 的 RTL8211 以太网收发器， 实现了对 AD7606C型 8 通道 16 位 ADC 的数据转换控制并输出。 通过 RTL8211 提供的RGMII 接口接收网口下发 的数据并转化成控制命令 ...]]></description>
      <category>ACX750开发板</category>
      <author>故梦</author>
      <pubDate>Tue, 22 Apr 2025 08:55:37 +0000</pubDate>
    </item>
    <item>
      <title>在RTL Analysis栏中：单击 Open Elaborated Design，出现弹窗如何解决？</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=30044</link>
      <description><![CDATA[在RTL Analysis栏中：单击 Open Elaborated Design，出现下面的弹窗，应该如何解决？（第一次打开RTL Analysis栏）


这是弹窗的翻译：]]></description>
      <category>ACX750开发板</category>
      <author>chenyi</author>
      <pubDate>Sat, 19 Apr 2025 02:49:55 +0000</pubDate>
    </item>
    <item>
      <title>【ACX750-CH569】ACM7606C 数据采集DDR3存储USB3.0数据发送实验（串行驱动）</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=30040</link>
      <description><![CDATA[实验说明

ACX750-CH569开发板上的USB3.0接收电脑端发送过来的命令帧，FPGA将接收到的数据解析出指令，从而实现对ACM9238模块的采样频率、数据采样个数以及采样通道的合理配置，配置完成之后，AD7606C开始采集数据，并将采集的数据存储至DDR3中，再由USB3.0将DDR3中的数 ...]]></description>
      <category>ACX750开发板</category>
      <author>故梦</author>
      <pubDate>Thu, 17 Apr 2025 03:29:07 +0000</pubDate>
    </item>
    <item>
      <title>【ACX750-CH569】基于USB3.0的ACM9238双通道数据采集DDR3存储系统</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=29961</link>
      <description><![CDATA[CH569芯片介绍
       CH569微控制器使用RISC-V3A内核，支持RISC-V 指令的IMAC子集。片上采取128位数据宽度的DMA以支持多个高速外设的高带宽需求，实现大数据量的高速传输。外设包括USB3.0超速、USB2.0高速主机和设备控制器及收发器PHY、千兆以太网控制器、专用高速SerD ...]]></description>
      <category>ACX750开发板</category>
      <author>故梦</author>
      <pubDate>Wed, 12 Mar 2025 09:59:49 +0000</pubDate>
    </item>
    <item>
      <title>750开发板莫名断开连接</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=29945</link>
      <description><![CDATA[问题描述：在写uart环回程序发现乱码，开始调试，看着波形突然波形窗口闪退，弹出截图窗口。刚开始以为是下载器线接触不良，后面更换type-c线，更换了7个usb口，发现都是会出现问题，更换笔记本，vivado版本，还是会断开
后面不进行调试，仅“Open Hardware Manager” - ...]]></description>
      <category>ACX750开发板</category>
      <author>wen11902</author>
      <pubDate>Tue, 04 Mar 2025 11:26:13 +0000</pubDate>
    </item>
    <item>
      <title>【750】ov5640_srio_ddr3_vga_hdmi_200t_revb，基于SRIO 的实时视频传输</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=29907</link>
      <description><![CDATA[]]></description>
      <category>ACX750开发板</category>
      <author>makabaka</author>
      <pubDate>Tue, 25 Feb 2025 09:15:13 +0000</pubDate>
    </item>
    <item>
      <title>小梅哥ACX750-CH569 USB3.0 PCIE开发板用户自助服务手册</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=29902</link>
      <description><![CDATA[【一、产品介绍】
本开发板型号为ACX750-CH569，基于小梅哥ACX750发板改版得到，仅将原ACX750开发板的100T、200T多出来的IO bank上的管脚，接到了国产USB3.0芯片CH569上。以实现对USB3.0高速通信的支持。其他功能保持不变，其他功能管脚相同.

因为XC7A35T芯片少一个IO ...]]></description>
      <category>ACX750开发板</category>
      <author>admin</author>
      <pubDate>Thu, 20 Feb 2025 08:01:39 +0000</pubDate>
    </item>
    <item>
      <title>[ACX750]双目摄像头HDMI</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=29900</link>
      <description><![CDATA[实验介绍      双目OV5640摄像头采集数据，经过DDR3进行缓存，然后通过HDMI显示


实验工程]]></description>
      <category>ACX750开发板</category>
      <author>故梦</author>
      <pubDate>Tue, 18 Feb 2025 09:11:26 +0000</pubDate>
    </item>
    <item>
      <title>synth_design ERROR求助</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=29898</link>
      <description><![CDATA[自己使用block memory generater配置了一块rom，加载了自己的coe文件，但是一直出现synth_design ERROR的报错，想知道是哪里出了问题，我的路径里也没有中文]]></description>
      <category>ACX750开发板</category>
      <author>ZY2354123</author>
      <pubDate>Thu, 13 Feb 2025 13:30:59 +0000</pubDate>
    </item>
    <item>
      <title>DDR仿真测试——单片与双片的使用差异</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=29677</link>
      <description><![CDATA[在小梅哥系列FPGA器件中，有许多开发板都配置有两片的DDR3，如ACX750、ACZ702、ACZ7015等。以ACX750开发板为例，使用的是两片型号为MT41K256M16 RE-125的DDR3存储器件。从型号我们可以推断出单片DDR拥有256M个存储颗粒，每个存储颗粒的位宽为16位。而两片DDR，则可以以 ...]]></description>
      <category>ACX750开发板</category>
      <author>tb一下</author>
      <pubDate>Mon, 06 May 2024 06:11:57 +0000</pubDate>
    </item>
    <item>
      <title>【新手帖】ACX750入手硬件测试流程</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=29607</link>
      <description><![CDATA[测试流程
1、将拨码开关全部拨到上方，LED0到LED7进行闪烁。
2、将拨码开关全部拨到下方，LED0到LED7常亮。
3、LED8两代表DDR初始化完成，注意：使用ACX750-569的时候，当蜂鸣器响时，LED8亮，蜂鸣器不响时，LED8灭
4、数码管显示时间（可能与实际不一致，但是有走秒的 ...]]></description>
      <category>ACX750开发板</category>
      <author>故梦</author>
      <pubDate>Fri, 01 Mar 2024 08:01:33 +0000</pubDate>
    </item>
    <item>
      <title>【ACX750】基于Artix-7 FPGA的PCIE开发板用户自助服务手册【底板+核心板】</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=29527</link>
      <description><![CDATA[【百度网盘】ACX750型带高速接口FPGA开发板全套资料下载：
https://pan.baidu.com/s/1u_tjckeIg34SNFk21scL8A?pwd=apft 



ACX750 FPGA开发板淘宝购买链接：
https://item.taobao.com/item.htm?id=758253035042



ACX750入手硬件测试流程
https://www.corecourse. ...]]></description>
      <category>ACX750开发板</category>
      <author>admin</author>
      <pubDate>Tue, 19 Dec 2023 13:09:28 +0000</pubDate>
    </item>
  </channel>
</rss>