<?xml version="1.0" encoding="utf-8"?>
<rss version="2.0">
  <channel>
    <title>芯路恒电子技术论坛 - Vivado仿真相关问题</title>
    <link>https://fpga.cn/forum.php?mod=forumdisplay&amp;fid=89</link>
    <description>Latest 20 threads of Vivado仿真相关问题</description>
    <copyright>Copyright(C) 芯路恒电子技术论坛</copyright>
    <generator>Discuz! Board by Comsenz Inc.</generator>
    <lastBuildDate>Sun, 12 Apr 2026 08:06:41 +0000</lastBuildDate>
    <ttl>60</ttl>
    <image>
      <url>https://fpga.cn/static/image/common/logo_88_31.gif</url>
      <title>芯路恒电子技术论坛</title>
      <link>https://fpga.cn/</link>
    </image>
    <item>
      <title>为什么打开老师的工程ch38_acz7015_fifo_axi4_adapter的fifo_axi4_adapter的实验做仿真时候一直没有数据呢，而且init_calib_complete一...</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=30176</link>
      <description><![CDATA[为什么打开老师的工程ch38_acz7015_fifo_axi4_adapter的fifo_axi4_adapter的实验做仿真时候一直没有数据呢，而且init_calib_complete一直未被拉高。]]></description>
      <category>Vivado仿真相关问题</category>
      <author>pcsms_SymnZlq5</author>
      <pubDate>Fri, 19 Sep 2025 12:21:18 +0000</pubDate>
    </item>
    <item>
      <title>synth_design error 求教</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=29865</link>
      <description><![CDATA[仿真的时候总是说出现这个错误，是什么原因导致的呢？求大佬求救]]></description>
      <category>Vivado仿真相关问题</category>
      <author>qiuxue_0</author>
      <pubDate>Fri, 27 Dec 2024 09:26:47 +0000</pubDate>
    </item>
    <item>
      <title>synth_design error ，小白求助</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=29864</link>
      <description><![CDATA[运行时出现这种报错，请问这是哪里出现了问题？我的路径是，还有其他的原因导致报错吗？我需要该怎么办？求各位大神帮助]]></description>
      <category>Vivado仿真相关问题</category>
      <author>qiuxue_0</author>
      <pubDate>Fri, 27 Dec 2024 05:32:10 +0000</pubDate>
    </item>
    <item>
      <title>[求助] 模块的输出无法正确传递给下个模块</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=29551</link>
      <description><![CDATA[我仿真的时候例化了2个模块，其中一个模块的输出作为下一个模块的输入。但是这个过程中，第一个模块的输出正常，传递给下个模块的值为高阻态Z。

以加法器为例子：我使用了2个加法器，其中第一个加法器的输出作为第二个加法器的输入。
//////加法器////////
module adde ...]]></description>
      <category>Vivado仿真相关问题</category>
      <author>auguo</author>
      <pubDate>Tue, 16 Jan 2024 00:44:37 +0000</pubDate>
    </item>
    <item>
      <title>仿真FIFO时，wr_rst_busy信号出现未知态的原因</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=29541</link>
      <description><![CDATA[【问题描述】
在使用xilinx的FIFO时，创建了一个工作在FWFT模式下的由块RAM搭建的独立时钟FIFO。在对其仿真时，wr_rst_busy信号出现了未知态的情况。这种情况实际上是因为Vivado仿真器为了能够兼容更多的设计，默认仿真语言是mixed导致的。这里wr_rst_busy信号虽然显示 ...]]></description>
      <category>Vivado仿真相关问题</category>
      <author>tb一下</author>
      <pubDate>Thu, 04 Jan 2024 01:41:44 +0000</pubDate>
    </item>
    <item>
      <title>FPGA综合出错</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=29443</link>
      <description><![CDATA[[md]!(data/attachment/forum/202308/18/095557wi8djhi7e2w2i221.png?imageMogr2/auto-orient/strip%7CimageView2/2/w/300 \&quot;image.png\&quot;)

大神们，这种引脚问题一般的解决思路是什么？
[/md]]]></description>
      <category>Vivado仿真相关问题</category>
      <author>雷神速达</author>
      <pubDate>Fri, 18 Aug 2023 01:57:14 +0000</pubDate>
    </item>
    <item>
      <title>ddr3控制器仿真问题</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=29425</link>
      <description><![CDATA[[md]!(data/attachment/forum/202307/24/165451p4dvaz2vp6akdcva.png?imageMogr2/auto-orient/strip%7CimageView2/2/w/300 \&quot;image.png\&quot;)

在进行ddr3控制器仿真的时候，按照小梅哥的教程写完fifo2mig模块，进行仿真的时候，总是不对，就一直是这样的波形，可以看出来ddr ...]]></description>
      <category>Vivado仿真相关问题</category>
      <author>cssfpga</author>
      <pubDate>Mon, 24 Jul 2023 08:58:26 +0000</pubDate>
    </item>
    <item>
      <title>关于以太网PHY的读写</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=29265</link>
      <description><![CDATA[[md]关于PHY的读写，仿真没问题，但是程序下载到板子后连接PC，PC由“正在识别.....:直接变为”无网络“，这是怎么回事？
[/md]]]></description>
      <category>Vivado仿真相关问题</category>
      <author>about</author>
      <pubDate>Sat, 01 Apr 2023 16:48:16 +0000</pubDate>
    </item>
    <item>
      <title>DDR3 MIG IP 初始化不拉高，init_calib_complete一直未变高解决方法</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=28648</link>
      <description><![CDATA[[md]有网友在使用Vivado对DDR3相关例程进行仿真时出现init_calib_complete一直未变成高电平，正常情况下，init_calib_complete一般在110us左右就会变为高电平，如果在仿真跑到200us后init_calib_complete仍未变成高电平，这种情况下可以将仿真停下来了不用继续仿真了。 ...]]></description>
      <category>Vivado仿真相关问题</category>
      <author>挣钱买刀</author>
      <pubDate>Sun, 28 Nov 2021 14:18:41 +0000</pubDate>
    </item>
    <item>
      <title>VIVADO关联第三方仿真软件Modelsim方法</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=28618</link>
      <description><![CDATA[Vivado 设置关联使用第三方仿真软件Modelsim
Vivado软件自带有仿真功能，该功能使用还是比较方便的，初学者可以直接使用自带的仿真功能。对于想使用Modelsim进行关联仿真的，下面将提供Vivado 设置关联使用第三方仿真软件Modelsim的方法步骤，具体如下。
1、打开vivado  ...]]></description>
      <category>Vivado仿真相关问题</category>
      <author>商震</author>
      <pubDate>Sat, 18 Sep 2021 07:29:24 +0000</pubDate>
    </item>
    <item>
      <title>使用VIVADO对DDR3工程进行仿真，速度慢是否正常？</title>
      <link>https://fpga.cn/forum.php?mod=viewthread&amp;tid=28560</link>
      <description><![CDATA[有同学反映，使用VIVADO对DDR3进行仿真，等了很长时间，不知道是否正常？
目前看来，以DDR3串口数据采集工程为例，如果工程顺利，设置正常，一般写入的测试数据，要等到仿真10us-12us之间才会被读出，这是因为仿真模型会完全模仿DDR校准的全过程。这个过程是DDR硬件在 ...]]></description>
      <category>Vivado仿真相关问题</category>
      <author>商震</author>
      <pubDate>Fri, 30 Jul 2021 09:37:30 +0000</pubDate>
    </item>
  </channel>
</rss>